MN1394E FAQ(暫定)

Q. IEEE 1394はどれをサポートしますか?
A. IEEE 1394.a-2000準拠です.

Q. Isochronousは可能ですか?
A. 送信/受信とも可能です.標準でFPGA内のRAMを使ってLINKのDMポートとDMAインタフェースをサポートしています.(オプションで外付けのSDRAMにも対応可能です)

Q. 買ってすぐに使えますか?
A. SuperH Solution Engineに装着する形式になっています.確認済みのSuperH Solution Engineはお問い合わせください.なお,HDLを書き換えることによって,どのようなCPUともインタフェースできる設計となっています.

Q. 買ってすぐに,プログラムできますか?
A. 無償のToppers環境のサンプルが添付されますので,環境をセットアップ後,すぐにプログラムできます.

Q. FPGAは何ですか?

A. Xilinx製のXC3S1500です。

Q. FPGAの開発環境は何ですか?
A. XilinxのISE Ver9.1で開発しています.

Q. 回路図は公開しますか?
A. もちろん公開します.

Q. HDLは公開しますか?
A. オプションでソースを公開します.

Q. HDLの形式は?
A. Verilog HDLです.

Q. ハードウェアの仕様は公開しますか?
A. はい,レジスタなども公開しますので,すぐにでもIEEE1394を制御できます.

Q. ハードウェアのカスタマイズが発生しますが?
A. 特注にも対応しますので,ご相談ください.

Q. ソフトウェアのカスタマイズが発生しますが?
A. 特注にも対応しますので,ご相談ください.

Q. AV/Cコマンド(AVプロトコル)を試したいのですが?
A. オプションでDVカメラやD-VHSを制御するサンプルプログラムが提供されます.Plugレジスタやデータムーブ,D-VHS,AV-HDD,DVDなどの制御はカスタマイズで対応いたします.異なるベンダ間のAV-HDD, D-VHS,チューナ間でコンテンツの移動も可能です.ただし,AV/C制御のサンプルは基本的なものしか付属しません.高度なことを行いたい場合,別途ご相談ください.

Q. 汎用のIEEE1394 PCIボードのドライバは開発しないのですか?
A. SWDKシリーズをご注文ください.

Q. Embeddedで使いたいのですがCPUボードは無いのですか?
A. Solution Engineの拡張スロットにスタック可能です。

Q. 独自のCPUをつなぎたいのですが?
A. 可能です,FPGAでLINKチップを終端していますので,FPGAをプログラムすることによってCPU Freeです.

Q. バスリセットがうまくかからないのですが?
A. コンシューマ製品の中にはバスリセット後,バスストームのような状況になるものがあります.バスリセット後にSelfIDだけが来るような期待をしないでください.short bus resetも実行できますので,そちらを使うのも良い方法です.

Q. アイソレーションはどうなっていますか
A. PHY/LINK間はisolationしてあります.

Q.PHY/LINK間をアイソレーションしたときGNDの処理はどうしていますか?
A.PHY/LINK間のGNDは分離してありますが、ジャンパーでショートさせることも可能です。電源の電位レベルに注意してください.

Q.PHY/LINK間をアイソレーションしたときの耐圧を教えてください.
A..アイソレーション用のコンデンサは耐圧630Vものを使用しています.

Q.PHY/LINK間をアイソレーションし,電源系が異なるときGNDを共通化できますか?
A..1394ポートの接続先の電源の電位が不明な場合GNDの共通化は割けてください,GNDを共通化させたい場合自分のリスクで行ってください.

Q. ユーザロジックを乗せたいのですが?
A. 150万システムゲートのFPGAでロジックの使用率は,ロジック使用率:15%,ブロックRAM使用率:12%です.残りをユーザーロジックとしてご利用いただけます.

Q. 大規模なユーザロジックを乗せたいのですが?
A. ユーザ空間は十分ですので,そのまま使用してください.

Q. IPを試したいのですが?
A. ユーザ空間は十分ですので,そのまま使用してください.さらにブロックRAMを削除すると良いでしょう.

Q. PC104やISAはないのですか?
A. 現在,PC104用も開発中です,しばらくお待ちください.


IEEE 1394 TOP